Sun SuperSPARC II SM71 501-3001


Autor/Urheber:
Die Autorenschaft wurde nicht in einer maschinell lesbaren Form angegeben. Es wird Mitchellfx~commonswiki als Autor angenommen (basierend auf den Rechteinhaber-Angaben).
Attribution:
Das Bild ist mit 'Attribution Required' markiert, aber es wurden keine Informationen über die Attribution bereitgestellt. Vermutlich wurde bei Verwendung des MediaWiki-Templates für die CC-BY Lizenzen der Parameter für die Attribution weggelassen. Autoren und Urheber finden für die korrekte Verwendung der Templates hier ein Beispiel.
Größe:
800 x 600 Pixel (84673 Bytes)
Beschreibung:

Sun SuperSPARC II SM71 Module @ 75 MHz
Part Number 501-3001

Photo by Mitchell Ferschweiler
Lizenz:
Credit:
Die Autorenschaft wurde nicht in einer maschinell lesbaren Form angegeben. Es wird angenommen, dass es sich um ein eigenes Werk handelt (basierend auf den Rechteinhaber-Angaben).
Bild teilen:
Facebook   Twitter   Pinterest   WhatsApp   Telegram   E-Mail
Weitere Informationen zur Lizenz des Bildes finden Sie hier. Letzte Aktualisierung: Sat, 17 Sep 2022 00:51:30 GMT

Relevante Bilder


Relevante Artikel

Sun SuperSPARC

Der SuperSPARC ist ein von Sun Microsystems entworfener superskalarer Mikroprozessor. Da Sun jedoch nicht über die geeigneten Fertigungsstätten verfügte, wurden die Prozessoren in den Hallen von Texas Instruments gefertigt. .. weiterlesen

MBus (Computerbus)

Der MBus ist ein Computerbus-System, das in SPARC-Systemen der Firma Sun Microsystems für CPU-Module verwendet wurde. Er gilt als der erste (herstellerunabhängige) Standard für CPU-Module. Er stellte die Verbindung von Prozessoren, Cache-Speicher und den weiteren Computerkomponenten her. Die Platinenmaße entsprachen denen der SBus-Karten. Der MBus arbeitete mit einem Synchrontakt von max. 40 MHz. 64-Bit-Daten- und -Adressen werden im Multiplexbetrieb übertragen, es können 36 Bit Adressraum physikalisch angesprochen werden. Die Datentransferrate beträgt 80 MByte/s. Die Steuerung der verschiedenen Prozessoren am MBus erfolgte durch einen Arbiter. Es gab weiterhin eine Interrupt-, Reset- und Timeout-Logik. Am MBus konnten maximal acht Prozessoren (quasi) parallel arbeiten. .. weiterlesen