12-input OR gate via NOR and NAND gates
Autor/Urheber:
Shortlink:
Quelle:
Größe:
257 x 162 Pixel (5322 Bytes)
Beschreibung:
An implementation of a cascaded implementation, which used de Morgan's laws to convert or(or(a,b,c),or(d,e,f),or(g,h,i)) into nand(nor(a,b,c),nor(d,e,f),nor(g,h,i)). This is more efficient on logic families such as CMOS, NMOS or TTL where an OR gate needs to be synthesized from a NOR gate and an inverter.
Lizenz:
Relevante Bilder
Relevante Artikel
Oder-GatterEin Oder-Gatter ist ein Gatter mit mehreren Eingängen und einem Ausgang, bei dem der Ausgang eine 1 liefert, wenn an mindestens einem Eingang eine 1 anliegt. Es entspricht dem Logischen ODER. In der Schaltalgebra wird die Oder-Verknüpfung durch + oder dargestellt und wird auch als Disjunktion bezeichnet. .. weiterlesen